组合逻辑专业课程设计位二进制全加器全减器原创
组合逻辑电路课程设计——4位二进制全加器/全减器作者: 学号: 课程设计题目规定:使用74LS283构成4位二进制全加/全减器。阐述设计思路。列出真值表。画出设计逻辑图。用VHDL对所画电路进行仿真。
—— 组合逻辑电路课程设计 4/ 位二进制全加器全减器 作者: 学号: 课程设计题目规定: 1) 74LS2834/ 使用构成位二进制全加全减器。 2) 阐述设计思路。 3) 列出真值表。 4) 画出设计逻辑图。 5) VHDL 用对所画电路进行仿真。 目录 ......................................................................................................................................................... 1 摘要 1 ......................................................................................................................................... 2 总电路设计 1.1 ..................................................................................................................... 2 硬件电路的设计 1.2full-adder ........................................................................................................ 3 全加器() 1.2.1 ............................................................................................................. 4 四位二级制加法器 1.2.1.1 ...................................................................................................... 4 串行进位加法器 1.2.1.2 ...................................................................................................... 5 超前进位加法器 1.2.1.3 ............................................................................................. 5 超前位链结构加法器

