腾讯文库搜索-基于VHDL数字跑表报告
2021年南京邮电大学软件设计VHDL实验报告
通信和信息工程学院 / 年 第 2 学期软件设计 试验汇报 模 块 名 称 VHDL 专 业 通信工程 学 生 班 级
课程设计基于VHDL的时分复接器设计
创新学分设计说明书创新学分设计题目: 基于VHDL的时分复接器设计 学 院 名 称: 信息工程学院
VHDL数字频率计设计
- 6.5 数字频率计的设计 - 1. 设计思路 图6.5是8位十进制数字频率计的电路逻辑图,它由一个测频控制信号发生器TESTCTL、8个有时钟
VHDL与数字电路设计
- VHDL与数字电路设计 - 主讲:崔 刚 北京工业大学电控学院电工电子中心2005年9月1 - -
EDA-VHDL 实验报告 数字时钟设计 数码管学号滚动显示
南京邮电高校通达学院课程设计报告设计类别: EDA-VHDL 专业名称: 通信工程 班级学号: 基本题 : 数字时钟设计
毕业设计(论文)-基于VHDL语言的多功能数字钟设计
基于 VHDL语言的多功能数字钟设计摘 要VHDL作为一种硬件描述语言,可用于数字电路与系统的描述、模拟和自动设计与仿真等,是当今电子设计自动化的核心技术。 本文使用VHDL语言设计了一个数字时钟电路
基于VHDL的电子表设计
- 电子表的系统分析和设计 - 设计要求: 设计一个电子表,可以用于显示时间丶设定闹钟和整点报时。电子表的输入设备是一个4×4的编码键盘,输出设备是用于显示的6位LED数码管丶
用VHDL设计数字秒表
实验五 数字秒表的设计1、分频计的设计(1)分频计的源程序代码LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY FP ISPORT(CLK: IN STD
基于vhdl的电子闹钟设计
基于VHDL的数字闹钟设计摘要:随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出。EDA技术就是依赖功能强大的计算机,在EDA工具软件平
毕业设计(论文)-基于VHDL语言的多功能数字钟设计
基于VHDL语言的多功能数字钟设计 多功能数字钟的主要功能如下:(1) 计时和校时,时间可已24h制或12h制显示。(2) 日历:显示年、月、日、星期及设定功能。(3) 跑表:启动、停止、保持显示和清
基于VHDL的电梯控制系统设计资料
VHDL数字系统设计与测试实验报告基于VHDL的电梯控制系统设计一、设计背景及说明随着高层建筑的不断涌现,对电梯的需求也与日俱增,电梯已经成为我们日常生活中不可缺少的部分,稳定可靠性高的电梯系统成为了
VHDL语言与数字集成电路设计之数字集成电路的结构特点
- 数字集成电路的结构特点(CMOS电路) - MOS晶体管模型组合逻辑基本结构逻辑单元的优化设计组合单元的规模约束问题时序逻辑的时间关系问题 - 钡慷秒呵