腾讯文库搜索-基于fpga的数字秒表设计
基于FPGA简易数字频率计设计电子毕业设计论文
毕业设计基于FPGA的简易数字频率计设计学 院: 信息科学技术学院专 业: 姓 名: 指导老师: 电子科学与技术黄锐填
大学毕业论文_基于FPGA的数字钟设计
大学毕业论文基于FPGA的数字钟设计(VHDL语言实现)摘要本设计为一个多功能的数字钟,具有年、月、日、时、分、秒计数显示功能,以24小时循环计数;具有校对功能以及整点报时功能。本设计采用EDA技术,
基于FPGA的数字密码锁
基于FPGA的数字密码锁本文介绍了一种以FPGA 为基础的数字密码锁。采用自顶向下的数字系统设计方法, 将数字密码锁系统分解为若干子系统, 并且进一步细划为若干模块, 然后用硬件描述语言VHDL 来设
外文翻译基于FPGA的数字频率计设计
武汉轻工大学毕业设计外文参考文献译文本2013届原文出处:from Vin Skahill.VHDL for Programmable Logic page 76-88毕业设计题目:基于FPGA的数字
改进的用于FPGA的数字锁相环电路设计的开题报告
改进的用于FPGA的数字锁相环电路设计的开题报告1. 研究背景数字锁相环技术是现代电路设计中非常重要的一部分,它可以用于频率合成、时钟恢复、时序控制等应用。而FPGA作为可编程逻辑电路的代表,已经广泛
基于FPGA的FIR滤波器设计
摘要在现代电子系统中,FIR数字滤波器以其良好的线性特性被广泛使用, 随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现FIR滤波器,既具有实时性,又兼顾了一定的灵活性,越来越多的电子工程师采
基于FPGA的串口通信设计资料
基于FPGA的UART设计与实现0引言通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)可以和各种标准串行接口,如RS 232和RS 4
毕业设计-基于单片机和FPGA的低频数字相位设计
核准通过,归档资料。未经允许,请勿外传!9JWKffwvG#tYM*Jg&6a*CZ7H$dq8KqqfHVZFedswSyXTy#&QA9wkxFyeQ^!djs#XuyUP2kNXpRWXmA&U
基于FPGA的全数字逆变焊接电源主控系统设计的开题报告
基于FPGA的全数字逆变焊接电源主控系统设计的开题报告一、研究背景及意义随着电子设备的不断普及,传统的手工焊接已经不能满足其生产需求,人们逐渐借助机器的力量来提高焊接生产效率。在现代工业生产中,全数字
《基于FPGA的直接数字合成器设计》开题报告
天津职业技术师范大学Tianjin University of Technology and Education毕业设计开题报告基于FPGA的直接数字合成器设计学 院: 电子工程学院班 级: 应电学生
数字电子技术课程设计报告基于FPGA四位智能抢答器
数字电子技术课程设计报告--鉴于FPGA的四位智能抢答器专业:xxx班级:xxx姓名:xxx学号:xxx一、设计任务及要求鉴于EDA/SOPC系统开发平台,运用QuartusⅡ可编程逻辑器件开发软件,
分数延迟FIR数字滤波器设计及其FPGA实现
Variable Fractional Delay FIR Digital FilterDesign and Implementation on FPGACandidateSupervisorChen