腾讯文库搜索-10.2数字逻辑课件电子系
10.2数字逻辑课件电子系
- 10.2 集成门构成的脉冲单元电路 - 10.2.1 施密特触发器 - 10.2.2 单稳态触发器 - 10.2.3 多谐振荡器
5.4数字逻辑课件电子系
- 5.4.2 下降沿触发的边沿触发器 - 5.4.3 CMOS传输门构成的边沿触发器 - 5.4.1 维持-阻塞触发器 - 5.4
第一章课件数字逻辑课件电子系
- 21世纪是信息数字化的时代,“数字逻辑设计”是数字技术的基础,是电子信息类各专业的主要技术基础课程之一。 - - 第1章 绪 论
85数字逻辑课件电子系
- 8.5 可编程逻辑器件的开发 - 8.5.1 低密度PLD的开发 - 8.5.2 高密度PLD的开发 - 8.5.3 FPGA器件
6.3数字逻辑课件电子系
- 6.3 时序逻辑电路设计 - 6.3.1 同步时序逻辑电路设计的一般步骤 - 6.3.2 采用小规模集成器件设计同步计数器 - 6
5.1数字逻辑课件电子系
- 5.1 基本触发器 - 5.1.2 基本触发器功能的描述 - 5.1.1 基本触发器电路组成和工作原理 -
8.3数字逻辑课件电子系
- 8.3 复杂可编程逻辑器件(CPLD) - 8.3.1 概 述 - 8.3.2 CPLD的基本结构 - 8.3.3 CPLD的分区
5.3数字逻辑课件电子系
- 5.3.2 主从J-K触发器主触发器的一次翻转现象 - 5.3.3 主从J-K触发器集成单元 - 5.3.1 主从触发器基本原理
3.5数字逻辑课件电子系资料
- 3.5 CMOS电路 - 3.5.1 CMOS反相器工作原理 - 3.5.2 CMOS反相器的主要特性 - 3.5.3 CMOS传
6.4数字逻辑课件电子系资料
- 6.4 序列信号发生器 - 6.4.1 设计给定序列信号的产生电路 - 6.4.2 根据序列循环长度M的要求设计发生器电路 -
8.5数字逻辑课件电子系资料
- 8.5 可编程逻辑器件的开发 - 8.5.1 低密度PLD的开发 - 8.5.2 高密度PLD的开发 - 8.5.3 FPGA器件
数字逻辑习题答案-毛法尧-第二版
毛法尧 第二版 习题一1.1 把下列不同进制数写成按权展开式: ⑴ (4517.239)10= 4×103+5×102+1×101+7×100+2×10-1+3×10-2+9×10-3⑵ (101