腾讯文库搜索-基于fpga的数字秒表设计
毕业设计(论文)-基于FPGA的数字调制器的实现
诚信声明本人声明:我所呈交的本科毕业设计论文是本人在导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果。与我
基于FPGA的数字调制解调器设计
基于FPGA的数字调制解调器设计摘要本设计使用FPGA在EDA技术开发软件QuartusⅡ上实现以正弦信号为载波的三种调制信号ASK、FSK、PSK的调制和解调。系统采用ALTERA公司生产的DE2开
基于fpga的数字电子时钟设计-vhdl
数字系统课程设计错误!未定义书签。一、 题目要求 11、功能12、工作介绍1二、 设计方案 1三、模块实现及代码11、 分频模块12、 响铃模块33、 数码管显示模块64、 流水灯显示模块85、主控模
数字电子技术课程设计基于FPGA的数字电子时钟设计与实现
《数字电子技术》课程设计设计题目:基于FPGA的数字电子时钟设计与实现系 部: 电子与信息工程系 专业班级: 电子信息工程08秋(1)班 小组成员:
基于fpga多功能电子琴的设计
`基于FPGA多功能电子琴的设计设计任务书一 、课题名称:基于FPGA的多功能电子琴设计二 、指导老师: 三 、设计内容与要求1、课题概述本课题拟采用FPGA器件设计一个电子琴,具有手动弹奏与自动演
基于FPGA数字温度计的毕业设计论文
学士学位毕业设计(论文)基于FPGA的数字温度计学生姓名:索玉秀学 号:20084075131指导教师:刘畅 所在学院:信息技术学院专 业:电子信息工程中国·大庆2012年05月黑龙江八一
基于FPGA的数字时钟设计 毕业设计论文
摘 要本设计为一个多功能的数字时钟,具有时、分、秒计数显示功能,以24小时循环计数;具有校对功能。 本设计采用EDA技术,以硬件描述语言Verilog HDL为系统逻辑描述语言设计文件,在QUART
基于FPGA的数字频率计设计论文
数字频率计设计摘 要: Verilog HDL 作为一种规范的硬件描述语言, 被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持, 可用不同器件来实现。利用Verilog HDL 语言自顶向下
基于fpga的数字时钟设计毕业(论文)设计论文
设计(论文)题目:基于FPGA的数字时钟设计毕业设计(论文)原创性声明和使用授权说明原创性声明本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,
基于CPLD_FPGA的数字温度表设计课程设计
郑州轻工业学院可编程数字系统课程设计 题 目: 基于FPGA的数字温度 计的设计
基于FPGA数字集成电路的可测性实现中期报告
基于FPGA数字集成电路的可测性实现中期报告本文主要介绍基于FPGA数字集成电路的可测性实现的中期报告,包括研究背景、目的和方法、研究进展和未来计划等内容。1. 研究背景随着科技的不断发展,数字集成电
基于FPGA的CAN总线数字电源设计的中期报告
基于FPGA的CAN总线数字电源设计的中期报告一、研究背景CAN总线是用于在机器人、汽车、航空航天等系统中进行控制和通信的广泛应用总线,主要特点是数据传输可靠、量大、速度快。而数字电源则是由数字控制器