腾讯文库搜索-实时时钟的电路设计
实时时钟的电路设计
实时时钟的电路设计 实时时钟(RTC)作为系统同步或时间标志已被广泛应用于各种电子产品,利用Dallas Semiconductor提供的多种类型的RTC芯片,用户在设计中可方便地针对具体应用来
VHDL实时时钟电路设计
河海大学计算机与信息学院(常州)HDL课程设计报告 题 目 实时时钟电路设计 专业学号 09电信 授课班号 278605 学生姓名
时钟稳定电路设计论文
时钟稳定电路设计论文 1引言 近年来,为了满足高速率工作的需求,许多系统采用双倍数据率技术,如DDRSDRAM和双采样ADC等[1]。在这些系统中,时钟信号的上升沿和下降沿都会被用
数字时钟电路设计实验报告
数字时钟电路设计实验报告 实验目的: 本实验的目的是设计一台数字时钟电路,通过对时钟的设置和调整,实现准确计时和时间显示功能,同时训练学生的电路设计能力。 实验设备: 本实验所需设备包括数字电路
电子时钟电路设计
中北大学课程设计任务书2012/2013 学年第 1 学期 学 院:电子与计算机科学技术学院专 业:学 生 姓 名:学 号:课程设计题目:电子时钟电路设计起 迄 日 期:2012
时钟占空比校准电路设计
摘要 2P4M 0.18vm Mixed 摘要 时钟占空比校准电路(Duty Cycle Corrector,DCC)广泛地应用于双倍数据率同步动态随机存取内 存(DDR SDRAM)、双采样模数转换
时钟电路设计说明书
目 录 TOC \o "1-3" \h \z \u HYPERLINK \l "_Toc172794178" 摘要: PAGEREF _Toc172794178 \h 11 HYPERLIN
时钟稳定电路设计论文
时钟稳定电路设计论文 1引言 近年来,为了满足高速率工作的需求,许多系统采用双倍数据率技术,如DDRSDRAM和双采样ADC等[1]。在这些系统中,时钟信号的上升沿和下降沿都会被用
电子时钟电路设计
中北大学课程设计任务书2012/2013 学年第 1 学期 学 院:电子与计算机科学技术学院专 业:学 生 姓 名:学 号:课程设计题目:电子时钟电路设计起 迄 日 期:2012
数字时钟电路设计报告
000 技术学院数字电子时钟设计报告班 级 姓 名 学 号 系 部 专 业 指导教师085222电气系通信技术成华目 录一、 数字时钟的设计要求………………………………………..3二、 数字时钟的电路
数字电子时钟硬件电路设计
华东交通大学理工学院所属课程名称 硬件电路设计 题 目 数字电子时钟 分 院 电信
数字电子时钟电路设计实训报告
《电子技术综合实训》设计报告 设计题目: 时钟电路 的设计 所属系部: 电气与电子工程系 专 业: